AVANCES EN CIRCUITOS Y SISTEMAS ELECTRÓNICOS PARA ENTORNOS INTELIGENTES (Seminario)

Máster en Sistemas Electrónicos para Entornos Inteligentes

Curso 2009-2010

  Coordinación: Ruzica Jevtic

AVISOS IMPORTANTES

  • [Nuevo!]Se anuncia la fecha de evaluación el día 18 de Junio.

DESCRIPCIÓN DEL SEMINARIO
  • Número de créditos europeos (ECTS): 3

  • Carácter (obligatorio/optativo): optativo (aunque obligatorio para los alumnos que sigan el itinerario de circuitos y sistemas electrónicos)

  • Unidad Temporal:  1er y 2º semestre

  • Competencias:

    1. Explicar los más recientes avances del estado del arte en circuitos y sistemas electrónicos.

    2. Aplicar dichos avances a la investigación e innovación en entornos inteligentes. 

  • Breve descripción de los contenidos: El seminario tratará los avances recientes que se producen en el campo de las circuitos y sistemas electrónicos mediante dos tipos de seminarios:
    1. Charlas impartidas por conferenciantes invitados de reconocido prestigio que expongan los avances más novedosos y por tanto aún no incorporados a los temarios de las asignaturas del máster.
    2. Presentaciones del trabajo que se lleva a cabo en los grupos de investigación involucrados en la docencia del máster.

  • Sistemas de evaluación y calificación. La calificación de la asignatura se basará en
    • Asistencia a los seminarios y participación
    • Presentación de un tema en la sesión de evaluación (18 de Junio).
      • Presentacion concisa: máximo 10 minutos y 15 transparencias.
      • Se realizará un turno de preguntas posterior
  • Trabajo de evaluación. Cada alumno de forma individual realizará un trabajo sobre un tema de investigación con una extensión máxima de 8 páginas. Se ruega envíen por correo a la coordinadora la temática sobre la que versará el trabajo antes del 21 de mayo de 2010. Se puede elegir entre:
    • Profundización sobre alguno de los temas presentados en las charlas del seminario.
    • Descripción de algún tema de investigación no tratado en el seminario (comentar antes con la coordinadora).

CALENDARIO


 Fecha

 Ponente

 Conferencia

 Sala

 20 de noviembre, 16h-18h

 Sergio López-Buedo, UAM

 Sistemas Embebidos Autorreconfigurables

 B-9

11 de diciembre, 16h-18h

Gabriel Caffarena Fernández, UPM 

Diseño de Sistemas DSP en punto fijo 

A-204 

22 de enero, 16h-18h

Juan Carlos López, UCLM

Infraestructura Hw-Sw para la Gestión Uniforme de las Comunicaciones en Sistemas en Chip

A-204

 12 de febrero, 16h-18h

Javier Diaz, UGR 

Arquitecturas de altas prestaciones para
procesamiento de imágenes basadas en hardware reconfigurable 

A-204 

 26 de febrero,15h-16:30h  Florent Dinechin, Univ. Lyon (Francia)
 The arithmetic operators you will never see in a processor (and how to build them)

A-123

 26 de marzo, 16h-18h

 Agustín Fernández Jimenez, UPC

 Attila, un simulador ciclo a ciclo de una GPU

 

 B-221

 16 de abril,    16h-18h

 Eduardo Juárez Martínez, UPM

 Arquitectecturas para Terminales Multimedia

 

 B-221

 14 de mayo,   16h-18h

 Miguel Miranda, IMEC, Bélgica

Hierarchical, process variability aware circuit/systems simulation & analysis

 B-221
 18 de Junio, 16-18h      
 
 Sesión de evaluación

 B-221