Oferta de Proyectos Fin de Carrera

 
Dentro del grupo de investigación LSI (Laboratorio de Sistemas Integrados) del Departamento de Ingeniería Electrónica se ofertan los siguientes Proyectos Fin de Carrera, clasificados por líneas de trabajo:
 
 
 
 

FPGAs, sistemas en chip y diseño full-custom [Nuevo!] (Actualizado en Septiembre de 2010)

Contacto: Marisa López Vallejo <marisa_at_die.upm.es>, despacho C230
Para más información enviar un correo electrónico a marisa_at_die.upm.es junto con un CV y la temática de mayor interés.
  • Diseño full-custom de sensores para tecnologías nanométricas. Las tecnologías CMOS inferiores a 65 nm presentan serios problemas de variación de parámetros, lo que impacta directamente en la fiabilidad de los circuitos. Por este motivo es preciso incorporar en los diseños actuales múltiples sensores que proporcionen información sobre parámetros clave que pueden impactar en las prestaciones finales del circuito: camino crítico, temperatura, tensión de alimentación, etc. Se ofertan PFCs para la realización de diseño, simulación y caracterización de este tipo de sensores siguiendo las líneas de investigación actuales.
    • Se valorará: conocimientos de diseño full-custom (haber cursado o estar matriculado en MCRE o LDIM).
  • Implementación de arquitecturas tolerantes a fallos en sistemas reconfigurables con aplicación espacial. En los equipos embarcados para espacio se pueden utilizar FPGAs de tipo SRAM siempre y cuando se implementen mecanismos de reparación de los posibles fallos transitorios que se producen debido a radiación. Para esto se utilizan técnicas de Scrubbing y redundancia (TMR). Un paso más puede ser la reconfiguración dinámica del dispositivo.
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE).
  • Estudio e implementación de diferentes estructuras de comunicaciones para SoC. Se realizará la descripción en VHDL y modelado a nivel de transición (TLM) de un sistema básico que utilice diferentes buses (Wishbone, AMBA,  etc.). Caracterización de las implementaciones desde diferentes aspectos: prestaciones, recursos necesarios, consumo, etc. 
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE) y de programación.
  • Caracterización del consumo de FPGAs tipo isla (Xilinx) mediante medidas experimentales y simulación post-place-and-route realizada con XPower. Se desarrollarán una serie de circuitos de pruebas que permitan caracterizar el consumo estático y dinámico de elementos básicos de la FPGA.
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE) y de utilización de equipos hardware.
  • Diseño full-custom de bloques básicos de FPGAs de tipo isla. El objetivo principal será la reducción de consumo en cada uno de los módulos principales constituyentes de una FPGA de este tipo. Para ello se utilizarán diferentes técnicas de optimización de consumo como pueden ser el apagado selectivo de elementos, técnicas de reducción de consumo estático, etc. Finalmente se buscará diseñar un bloque de una fpga que contenga varios clb y los necesarios elementos de interconexión.
    • Se valorará: conocimientos de diseño full-custom (haber cursado o estar matriculado en MCRE o LDIM).
  • Desarrollo de software para la generación automática de Generadores de Números Aleatorios con distribución no uniforme en FPGA. El objetivo principal es desarrollar una herramienta software que automatice la generación de código VHDL para la implementación de Generadores de Números Aleatorios con diversas distribuciones.
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE) y conocimientos de programación en C.
Adicionalmente se valorará la posibilidad de realizar el Proyecto Fin de Carrera en otra temática diferente a las anteriores. Para ello se requerirá de una propuesta en otra temática alternativa referida al campo de la electrónica por parte del alumno interesado. 
 
Disponibles dos becas de media jornada a los alumnos con mejor expediente.

FPGAs y High Performance Computing


Contacto: Marisa López Vallejo <marisa@die.upm.es>, despacho C230
Para más información enviar un correo electrónico a marisa_at_die.upm.es junto con un CV y la temática de mayor interés.

  • Desarrollo de software para la generación automática de Generadores de Números Aleatorios con probabilidad de distribución no uniforme para FPGA. El objetivo principal es automatizar la generación de código VHDL para la implementación de Generadores de Números Aleatorios con diversas distribuciones. Para ello se parte de una herramienta software encargada de obtener las funciones de probabilidad de las distribuciones buscadas mediante el uso de polinomios de grado 5 y aproximaciones por tramos y de un diseño VHDL de referencia para la distribucion gaussiana. El proyecto consta de dos fases interrelacionadas: el diseño de una arquitectura VHDL general para este tipo de generadores que pueda ser usada para distintas distribuciones y la fase software que por un lado calcula las aproximaciones a esas funciones, y por otro lado genere el automaticamente el codigo VHDL final a partir de la arquitectura diseñada.
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE) y conocimientos de programación en C.
  • Diseño de un Coprocesador Trigonométrico en aritmética punto flotante. Diseño VHDL de un coprocesador matemático orientado al cálculo de operaciones trigonométricas. Para ello el proyecto consta de dos fases siendo la primera el diseño e implementación de los operadores básicos como el seno, coseno, etc. Una vez desarrolladas las unidades básicas, la segunda fase es la integración de dichas unidades en un coprocesador donde los distintos operadores se integren entre sí compartiendo recursos en los casos donde utilicen el mismo tipo de lógica.
    • Se valorará: conocimientos de diseño en FPGAs con VHDL (haber cursado o estar matriculado en LCSE) y conocimientos de programación en C.
Adicionalmente se valorará la posibilidad de realizar el Proyecto Fin de Carrera en otra temática diferente a las anteriores. Para ello se requerirá de una propuesta en otra temática alternativa referida al campo de la electrónica por parte del alumno interesado. 
 
Posibilidad de becas a los alumnos con mejor expediente.
 
 

Redes de sensores, entornos inteligentes, realidad aumentada, diseño de procesadores

Redes de sensores

Contacto: Pedro Malagón <malagon@die.upm.es>, despacho B-105
 
Aplicaciones en áreas como:
  • Medicina
  • Educación
  • Seguridad
  • Asistencia domiciliaria
  • Domótica

Entornos inteligentes

 
Creación de entornos inteligentes que incluyen:
  • Modelado de usuarios
  • Aplicaciones sensibles al contexto
  • Sistemas con sentido común
  • Gestión de identidades
  • Reconocimiento de imágenes

Realidad aumentada

Contacto: David Fraga <dfraga@die.upm.es>, despacho B-105
 
Sistemas de apoyo a ancianos y personas con discapacidad.
Trabajo en:
  • Reconocimiento 2D
  • Localización
  • Nuevas interfaces de usuario

Diseño de procesadores

 
Diseño de arquitecturas de procesadores empotrados.
  • Seguridad, ataques y contramedidas
  • Reconfiguración dinámica
  • Compilación dinámica para HW reconfigurable
     
 

Consumo en FPGAs, supercomputación, herramientas CAD, sistemas de comunicación de banda ancha

El Laboratorio de Sistemas Integrados ofrece también Proyectos Fin de Carrera en las siguientes temáticas:
  • Estimación y optimización de consumo en FPGAs
  • Aritmética y comunicaciones para supercomputación
  • Herramientas CAD para sistemas digitales basados en FPGAs
  • Implementación de sistemas de comunicación inalámbricos de banda ancha
Los PFCs se enmarcan en los siguientes proyectos:
  • Un proyecto industrial, con Airbus, INTA y otros Departamentos de UPM y UAM, sobre simulación del comportamiento de los aviones
  • Un proyecto nacional de investigación, con SSR y Universidad de Cantabria, sobre radiocomunicaciones multimedia de banda ancha
Para todos los trabajos que lo precisen hay disponibles plataformas de desarrollo hardware de última generación basadas en FPGAs.
También hay disponibles becas desde 500 euros/mes a media jornada.
 
Los interesados pueden enviar CV y listado de notas a angelfh@die.upm.es, indicando el tema o temas de su preferencia.
 
Información más detallada en PFC_LSI_DIE.
 
 
 
web stats